海思自研RISC-V内核,推出全新MCU
judy-- 周四, 12/28/2023 - 14:39海思嵌入式AI提供了超轻量级的AI技术框架、极致性能完全满足MCU的推理要求、并能够将多模型快速转换为代码并导入工程
RISC-V(发音为“risk-five”)是一种基于开源指令集架构(ISA)的处理器架构。相比于一些专有的指令集架构,RISC-V是一个开源、免费使用的指令集架构,其设计的目标是简洁、模块化,并适应各种应用领域。RISC-V 的设计理念是基于精简指令集计算机(Reduced Instruction Set Computing,RISC)的思想。
海思嵌入式AI提供了超轻量级的AI技术框架、极致性能完全满足MCU的推理要求、并能够将多模型快速转换为代码并导入工程
瑞萨RISC-V CPU的CoreMark/MHz性能达到了惊人的3.27,远超业内同类架构,包含可提高性能的扩展,同时减少代码量。
瑞萨电子今日宣布成功设计、测试并推出基于开放标准RISC-V指令集架构(ISA)的32位CPU内核
在近日召开的 Embedded World 大会上,RISC-V International 首席执行官 Calista Redmond 高兴地宣布目前 RISC-V 市场上的核心数量已经突破 100 亿。